# 目 录

| 第一章 | VF     | HDL 简介              | 1  |
|-----|--------|---------------------|----|
| 1.1 | VHDL   | . 的特点               | 1  |
| 1.2 | VHDL   | . 的设计流程             | 1  |
| 1.3 | VHDL   | . 的基本语法             | 2  |
|     | 1.3.1  | VHDL 程序的结构          | 2  |
|     | 1.3.2  | 数据类型                | 3  |
|     | 1.3.3  | 数据操作                | 4  |
|     | 1.3.4  | 并行赋值语句              | 5  |
|     | 1.3.5  | 进程语句                | 5  |
|     | 1.3.6  | 元件例化                | 6  |
|     | 1.3.7  | 注释                  | 7  |
| 1.4 | 4 结构体  | 本描述的三种方法            | 7  |
|     |        | 行为描述法设计举例           |    |
|     |        | 数据流描述法设计举例          |    |
|     | 1.4.3  | 结构描述法设计举例           | 9  |
| 1.5 | VHDL   | . 的电路设计举例           | 12 |
|     |        | 组合逻辑电路              |    |
|     | 1.5.2  | 触发器(D触发器)           | 12 |
|     | 1.5.3  | 分频器电路               | 13 |
|     | 1.5.4  | 锁存器(Latch)          | 14 |
|     |        | RAM/ROM 的设计         |    |
| 1.6 | 状态 状态  | 凡设计                 | 15 |
|     | 1.6.1  | 概述                  | 15 |
|     | 1.6.2  | 程序举例                | 16 |
| 第二章 | Quar   | tus II 的使用          | 21 |
| 2.1 | Quartu | ıs II 概述            | 21 |
|     | 2.1.1  | 设计的主要环节             | 21 |
|     |        | Quartus II 的主界面     |    |
| 2.2 | -      | ıs II 的 VHDL 输入设计流程 |    |
|     |        | 新建工程                |    |
|     | 2.2.2  | 新建 VHDL 设计文件        | 25 |
|     |        | 功能仿真                |    |
|     | 2.2.4  | 编译前的一些设置及全编译        | 30 |

| 2.2.5 | 时序仿真             | 33 |
|-------|------------------|----|
| 2.2.6 | 引脚锁定和下载          | 35 |
|       | ıs II 的原理图输入设计流程 |    |
| •     | 新建工程和生成元件符号      |    |
|       | 新建原理图设计文件        |    |
|       |                  |    |
| 2.3.3 | 全编译和时序仿真         | 40 |

# 第一章 VHDL 简介

# 1.1 VHDL 的特点

随着电子设计技术的高速发展,电路的复杂度越来越高,产品的更新速度越来越快,原理图输入的方法已经不能满足工业界对设计能力的要求。VHDL(Very High Speed Integrated Circuit Hardware Description Language)是美国国防部 1983 年提出的一种硬件描述语言,它可以描述硬件的结构和行为,通过采用 EDA 工具自动综合出电路结构,极大地提高了设计能力。VHDL设计方法有以下几个优点:

- 1. 可以直接描述电路的行为,由 EDA 工具综合出电路,设计速度快。
- 2. 工艺无关性。设计人员不必过多关心具体的工艺,由 EDA 工具自动针对具体的工艺综合出电路。同时设计具有非常高的可移植性,这是原理图输入法不可比拟的。
  - 3. 设计文件可读性好

# 1.2 VHDL 的设计流程

CPLD/FPGA的 VHDL设计流程如图 1.2.1 所示。



图 1.2.1 CPLD/FPGA 设计流程

设计流程主要包括以下几步:

- 1. 写设计文件。按照自顶向下的方法将系统分解为不同的模块,采用行为描述或结构描述的方法设计各个模块。
  - 2. 综合、布局布线。由 EDA 工具根据具体的 CPLD 工艺,编译设计文件,产生电路

结构,并完成布局布线,最后产生可下载到 CPLD 的数据文件。

- 3. 仿真。在计算机上对 EDA 工具产生的电路进行模拟,验证电路的功能、时序是否达到设计要求。
- 4. 下载到 CPLD 验证。仿真验证了设计的功能正确后,最后下载到 CPLD 芯片中,配合外围电路验证整个系统的功能。

# 1.3 VHDL 的基本语法

VHDL语言是一种比较复杂的语言,它可以在不同的抽象层次描述一个电路,这里仅介绍实验所需要的最基本的语法。

# 1.3.1 VHDL 程序的结构

程序举例:



上例是一个基本的 VHDL 程序,它包括三个基本部分:

1 床

库类似 C 语言的头文件,在库里定义了一些常用的数据类型、函数等,一般使用以下的库就够了:

LIBRARY ieee; --标准库资源
use ieee.std\_logic\_1164.all; --标准逻辑程序包
use ieee.std\_logic\_unsigned.all;

### 2. 实体

实体定义了电路的端口和输入输出信号的名称、类型、宽度等, 语法如下:



实体描述语句以"ENTITY IS"语句开头"END"语句结尾,中间包含 PORT 端口说明部分。

关键词解释:

● in: 输入端口。

● out: 输出端口。

● inout: 输入输出双向端口。

● std logic:标准逻辑位数据类型。

● std\_logic\_vector: 标准逻辑矢量数据类型。括号内的语句是定义位宽用的,推荐将位宽写成(M downto N)的方式,用下标 M、N 指明位序。上例中信号 C 就是一个 8 位位宽的总线端口信号。

### 3. 结构体

结构体定义了电路的内部结构,包括电路内部的信号,各个模块的结构描述和行为描述,语法如下:

```
ARCHITECTURE behave (结构名) OF cout (实体名) IS SIGNAL E (内部信号): std_logic;
BEGIN 模块 1 模块 2 .......
END;
```

● 结构体名由设计者自由命名, **OF** 后面的实体名称表明该结构体属于那个设计实体,在同一个设计实体中可能包含多个结构体,用不同的结构体名区分。设计时<mark>可以根据结构体的特色来为每一个命名</mark>。例如:

ARCHITECTUREbehaveOF coutIS突出结构体的行为特色ARCHITECTUREdataflowOF coutIS突出结构体的数据流特色ARCHITECTUREstructuralOF coutIS突出结构体的组织结构特色ARCHITECTUREboolOF coutIS突出结构体的数学表达方式特色

- 结构体中内部信号的定义方式和端口的定义方式类似。比如 1.3.1 节程序中的——SIGNAL D, E: std\_logic; 语句, 两者的区别在于是否有端口定义。
- 结构体中的模块,实现各种功能。例 1.3.1 节中程序一个是结构描述类型的与门模块,一个是行为描述类型的 D 触发器模块。

# 1.3.2 数据类型

VHDL 支持多种数据类型,常用类型有:

1. 9 值逻辑 std\_logic

它把信号线上的电平描述成 '0', '1', 'U', 'X', 'Z', 'W', 'L', 'H', '-' 9 种数据。其中'0' 表示逻辑 0: '1'表示逻辑 1: 'Z'表示高阳态: 'U'表示未初始化: 'X'表示未知的: '-'表示忽略。

2. 矢量类型 std logic vector

该矢量类型也是 <mark>9 值逻辑</mark>,使用时必须<mark>指定矢量的宽度</mark>,一般从高到低位序排列,例如: signal x: std\_logic\_vector(3 downto 0);

表示 x 是一个四位总线, 由 x(3),x(2),x(1),x(0)构成。

3. 整型 integer

整型信号主要用作状态信号、计数信号或数组的下标,使用时必须指定数值范围,例如: signal y: integer range 0 to 15;

矢量信号可以通过转换函数 CONV\_INTEGER 转换成整形,例如:

 $y \le CONV INTEGER(x)$ ;

4. 自定义数据类型

VHDL 允许用户自行定义新的数据类型。自定义数据类型是用类型定义语句 TYPE 实现的。TYPE 的规范书写格式为:

TYPE 数据类型名 IS 数据类型定义;

1) 枚举类型

枚举类型就是把数据类型中的各个元素都列举出来,方便、直观提高了程序可阅读性。 枚举类型书写格式如下:

TYPE 数据类型名 IS (元素,元素,……);

例状态机设计方式内的枚举类型:

TYPE STATE IS (S0,S1,S2,S3);

2) 整数类型、实数类型

整数类型、实数类型在 VHDL 语言标准中已定义,有时出于设计者的要求需要自己定义数据类型。整数类型和实数类型用户定义的书写格式为:

TYPE 数据类型名 IS 数据类型定义 约束范围;

例在七段数码管控制设计中,一位数码管的数据类型应写为:

TYPE digit IS INTEGER range 0 TO 9;

3) 数组类型

VHDL 程序设计中的数组类型是指将相同类型的数据集合在一起形成一个新的数据类型。数组类型的书写格式为:

TYPE 数据类型名 IS ARRAY (INTEGER 0 TO 9) OF STD\_LOGIC;

例如在使用 RAM、ROM 或寄存器堆时需要定义数组,语法如下:

type instr is array (0 to 15) of std\_logic\_vector(7 downto 0);

signal IRAM: instr;

上例首先定义了 instr 数据类型是一个 8 位的矢量数组,数组容量是 16; 然后用该数据类型定义了信号 IRAM。因此 IRAM 信号实际上是一个容量为 16 的 8 位数组,可以作为 RAM、ROM 或寄存器堆。

用户定义的数据类型还有记录类型、文件类型、文件类型、存取类型,因为不常使用, 这里不作介绍。

# 1.3.3 数据操作

1. 赋值 (<=)

相同数据类型的信号可以赋值,结构体内的赋值语句相当于信号线的连接。例如:

SIGNAL D, E: std\_logic;
BEGIN
E <= A and B;

PROCESS (CLK)
BEGIN

IF CLK'event and CLK='1' THEN D <= E; END IF;

Q <= D; END PROCESS;

 $E \le A$  and B 和  $D \le E$  语句表示了信号线之间的连接关系。可参见图 2-2b。

2. 逻辑操作(AND、OR、NOT、NAND、NOR、XOR、XNOR)

逻辑操作可以描述信号的逻辑关系,例如:

y <= not (x(1) nand x(2) or x(3));

AND 表示与; OR 表示或; NOT 表示非; NAND 表示与非; NOR 表示或非; XOR 表示异或; XNOR 表示同或;

3. 比较操作(=、/=、 <、>、<=、>=)

比较操作常用于条件赋值语句和条件分支语句,在以后详细介绍。其中/=表示"不等于"。

4. 拼接操作(&)

拼接操作可以把两个信号拼接成一个新的矢量信号,例如:

x(3 downto 2) <= x(1) & x(0);

# 1.3.4 并行赋值语句

当赋值语句直接出现在结构体中时表示并行赋值语句,它直接表示了信号的连接关系或描述了一个电路模块(组合逻辑电路)。所有的语句在仿真时都是并行执行的。语法如下:

赋值目标 <= 表达式 WHEN 赋值条件 ELSE 表达式 WHEN 赋值条件 ELSE ....... 表达式:

# 1.3.5 进程语句

进程语句定义了一个电路模块,进程内部是模块的行为描述。语法如下:

[进程名:] PROCESS (信号 1, 信号 2, ...)

BEGIN

行为描述语句;

END PROCESS [进程名];

其中 PROCESS 语句后的信号列表称为进程的敏感表,一般情况下把整个 PROCESS 用 到的所有输入信号都列到敏感表中,除非该进程是一个边沿触发的进程。和并行赋值语句不同,在进程内部的行为描述语句在仿真时都是顺序执行的。这里仅介绍条件分支语句和 CASE 语句,它们的语法如下:

- 1. 条件分支语句的 3 种类型:
- 1) 开关控制的 IF 语句

| 书写格式为:     | 程序举例:                    |
|------------|--------------------------|
| if 条件 then | IF CLK'event and CLK='1' |

| 语句;<br>end if; | THEN D <= E; END IF; |
|----------------|----------------------|
|                | Q <= D;              |

2) 二选一控制的 IF 语句

```
      书写格式:
      程序举例:

      If 条件 then
      if LOAD = '0' then

      语句 1;
      else

      else
      Q <= QLOAD;</td>

      End if;
      End if;
```

3) 多选择控制的 IF 语句

```
书写格式:
                              程序举例:
                                       (D(0) = '0') then
   if 条件 1
                                  if
               then
                                    Q <= "11"
    语句 1;
                                  elsif (D(1) = '0') then
   elsif 条件2 then
                                    Q \ll "10";
                                  elsif (D(2) = '0') then
     语句 2;
                                    Q \ll "01";
   else
                                  elsif
     语句 3;
                                    Q <= "00":
   end if:
                                  end if;
```

2. CASE 分支语句语法:

```
书写格式:
                                 程序举例:
                                    case OP is
    case 信号 is
                                     when "00" =>
    when 值 1 =>
                                         Q \le Q+1;
        语句:
                                     when "01" | "10" =>
    when 值 2 | 值 3 | ... =>
                                         Q \leq QLOAD;
        语句:
                                     when others =>
    when others =>
                                         Q \le "0000";
        语句;
                                     end case;
    end case;
```

# 1.3.6 元件例化

元件例化就是引入一种连接关系,将预先设计好的设计实体定义为一个元件,然后利用特定的语句将此元件与当前的设计实体中的指定端口相连接,从而实现结构化设计。语法如下:

第一部分: 元件定义语句例如:

COMPONENT 元件名 IS

PORT (信号 1,信号 2 : in std\_logic;

信号 3 : out std\_logic\_vector(7 downto 0);

信号 4, 信号 5 : inout std\_logic);

END COMPONENT;

第二部分:连接说明语句:

例化名: 元件名 PORT MAP(连接端口名1,连接端口名2,……); 语法举例:

COMPONENT or\_gate

PORT( a,b : IN std\_logic; c: OUT std logic);

END COMPONENT;

**BEGIN** 

U0: or gate PORT MAP((tmp3,tmp2,Co F);

# 1.3.7 注释

VHDL 程序的注释行从"--"开始,可以位于程序的任何位置。

# 1.4 结构体描述的三种方法

1. 行为描述法:对设计实体的描述按算法的路径来描述,其抽象程度远远高于数据流 描述方式和结构描述方式,在 EDA 工程中称为高层次描述或高级描述。

特点:只需要描述清楚输入与输出的行为,不需要关注设计功能的门级实现。

2. 数据流描述法: 是结构描述方法之一。对设计实体的描述是按照从信号到信号的寄 存器传输的路径形式来进行的,也称为寄存器传输描述方式。

特点: 易于进行逻辑综合。但是需要对设计电路有较深入的了解。

3. 结构描述法: 指在多层次的设计中, 通过调用库中的元件或是已设计好的模块来完 成设计实体功能的描述。

特点:结构清晰。

上述3种描述方法在设计电路时可以混合使用。

# 1.4.1 行为描述法设计举例

用行为描述法设计一个4选1数据选择器。通过给定不同的地址代码S,So,即可从4个 输入数据 ABCD 中选出所要的一个,并送至输出端 Y。输出逻辑式和真值表如下:

$$Y=A(\overline{S}_{1}\overline{S}_{0})+B(\overline{S}_{1}S_{0})+C(S_{1}\overline{S}_{0})+D(S_{1}S_{0})$$
(2.4.1)

真值表:

表 1.4.1 4 选 1 数据选择器真值表

| 输 | 入 | 输出 Y |
|---|---|------|
| 0 | 0 | A    |
| 0 | 1 | В    |
| 1 | 0 | C    |
| 1 | 1 | D    |

--VHDL 程序:

LIBRARY IEEE;

--标准库资源

USE IEEE.STD\_LOGIC\_1164.ALL;

--标准逻辑程序包

USE IEEE.STD\_LOGIC\_ARITH.ALL;

USE IEEE.STD LOGIC UNSIGNED.ALL;

ENTITY mux 4 1 IS

PORT (

STD\_LOGIC\_VECTOR(1 DOWNTO 0);--数据选择端口 S: IN

STD LOGIC; --输入端口 A, B, C, D : IN

Y: OUT STD LOGIC); --输出端口

END mux\_4\_1;

ARCHITECTURE mux\_behave OF mux\_4\_1 IS

**BEGIN** 

```
Y<= A WHEN S="00" ELSE
B WHEN S="01" ELSE
C WHEN S="10" ELSE
D WHEN S="11" ELSE
'0';
```

### END mux behave;

使用行为描述法设计的 4 选 1 数据选择器的 RTL 电路图见图 1.4.1。RTL 电路中的符号意义请参考相关书籍。



图 1.4.1 使用行为描述法设计的 4 选 1 数据选择器

思考题: 试将上个程序中部分语句改为:

Y<= A WHEN S="00" ELSE B WHEN S="01" ELSE C WHEN S="10" ELSE '0';

后看 RTL 电路图结果,并与图 1.4.1 比较。

# 1.4.2 数据流描述法设计举例

用数据流描述法设计同样一个4选1数据选择器。

--VHDL 程序:

LIBRARY ieee; --标准库资源 USE ieee.std\_logic\_1164.ALL; -标准逻辑程序包 ENTITY mux\_41 IS

PORT(

S: IN STD\_LOGIC\_VECTOR(1 DOWNTO 0); --数据选择端口

A,B,C,D: IN STD\_LOGIC; --输入端口 Y: OUT STD\_LOGIC); --输出端口

END mux 41;

ARCHITECTURE mux\_behave OF mux\_41 IS

**BEGIN** 

 $Y \le (NOT S(1) AND NOT S(0) AND A) OR (NOT S(1) AND S(0) AND B)$ 

# OR ( S(1) AND NOT S(0) AND C ) OR ( S(1) AND S(0) AND D );

### END mux\_behave;

数据流描述法设计的 4 选 1 数据选择器的 RTL 电路图见图 1.4.2。



图 1.4.2 使用数据流描述法设计的 4 选 1 数据选择器

两种电路的时序分析结果见图 1.4.3 和图 1.4.4,请对比。时序分析定义和使用见第二章。

| Re | gis | tered H | Performance tpd   | tsu tco         | t1   | h  | Custom Delays |
|----|-----|---------|-------------------|-----------------|------|----|---------------|
|    |     | Slack   | Required P2P Time | Actual P2P Time | From | То |               |
| 1  |     | N/A     | None              | 11.408 ns       | В    | Υ  |               |
| 2  |     | N/A     | None              | 11.323 ns       | D    | Υ  |               |
| 3  |     | N/A     | None              | 11.117 ns       | S[0] | Υ  |               |
| 4  |     | N/A     | None              | 10.981 ns       | S[1] | Υ  |               |
| 5  |     | N/A     | None              | 10.136 ns       | Α    | Υ  |               |
| 6  |     | N/A     | None              | 9.950 ns        | С    | Υ  |               |

图 1.4.3 行为描述法设计的 4 选 1 数据选择器时序分析

| F | Regist | tered F | erformance tpd    | tsu tco         | tl   | ì  | Custom Delays |
|---|--------|---------|-------------------|-----------------|------|----|---------------|
|   |        | Slack   | Required P2P Time | Actual P2P Time | From | То |               |
|   | 1      | N/A     | None              | 11.408 ns       | С    | Υ  |               |
|   | 2      | N/A     | None              | 11.323 ns       | D    | Υ  |               |
|   | 3      | N/A     | None              | 11.117 ns       | S[1] | Υ  |               |
|   | 4      | N/A     | None              | 10.981 ns       | S[0] | Υ  |               |
|   | 5      | N/A     | None              | 10.136 ns       | Α    | Υ  |               |
|   | 6      | N/A     | None              | 9.950 ns        | В    | Υ  |               |

图 1.4.4 数据流描述法设计的 4 选 1 数据选择器时序分析

# 1.4.3 结构描述法设计举例

用结构描述法设计一位全加器。要求,使用两个半加器和一个二输入或门实现。 首先,根据二进制加法运算规则列出半加器真值表见表 1.4.2。其中 A、B 是两个加数, S 是相加的和,CO 是向高位的进位。将 S、C<sub>O</sub>、和 A、B 的关系写成逻辑表达式则得到

$$\begin{cases}
S = \overline{A}B + A\overline{B} \\
C_O = AB
\end{cases}$$
(2.4.2)

表 1.4.2 半加器真值表

|   | 输 |   |   | 输 |   |
|---|---|---|---|---|---|
| 入 |   |   | 田 |   |   |
|   | A | E |   | S | ( |
|   | 0 |   | 0 | 0 |   |
| 0 | 0 |   | 0 | 0 |   |
| 0 | 1 |   | 1 | 0 |   |
| 1 | 0 |   | 1 | 0 |   |
| 1 | 1 |   | 0 | 1 |   |

- --半加器的 VHDL 语言程序
- --输入端口为A、B
- --输出端口为 S、Co(进位)

LIBRARY IEEE;

--标准库资源

LIBRARY IEEE; --标准库资源 USE IEEE.std\_logic\_1164.ALL; --标准逻辑程序包

ENTITY half\_adder IS

PORT (A, B: IN std\_logic;

Co: OUT std\_logic; S: OUT std\_logic);

END half adder;

ARCHITECTURE rtl OF half\_adder IS

**BEGIN** 

END rtl;

根据二进制加法运算规则列出一位全加器真值表见表 1.4.3。 $C_1$  是低位的进位。将 S、  $C_{O}$ 、和 A、B、 $C_{I}$ 的关系写成逻辑表达式则得到

$$\begin{cases} S = \overline{A}\overline{B}C_{I} + \overline{A}B\overline{C}_{I} + A\overline{B}\overline{C}_{I} + ABC_{I} \\ C_{O} = \overline{A}BC_{I} + A\overline{B}C_{I} + AB\overline{C}_{I} + ABC_{I} \end{cases}$$

$$(2.4.3)$$

表 1.4.3 全加器真值表

| I     A     I     S       0     0     0     0     0       0     0     1     1     0       0     0     1     1     0       0     1     0     1     0       0     1     1     0     1       1     0     0     1     0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| I         O           0         0         0         0         0           0         0         1         1         0         0         1         0         0         1         0         0         1         0         0         1         0         0         1         0         0         1         0         0         1         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0         0 | ( |
| $\begin{array}{cccccccccccccccccccccccccccccccccccc$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |   |
| $\begin{array}{cccccccccccccccccccccccccccccccccccc$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |   |
| 0 1 1 0 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |
| 1 0 0 1 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |
| 1 0 1 0 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |
| 1 1 0 0 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |
| 1 1 1 1 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |

对逻辑表达式(2.4.3)化简,实现题目要求。化简过程和结果见下

$$\begin{cases} S = \overline{A}\overline{B}C_{I} + \overline{A}B\overline{C}_{I} + A\overline{B}\overline{C}_{I} + ABC_{I} = (\overline{A}B + A\overline{B})\overline{C}_{I} + (\overline{A}\overline{B}_{I} + AB)C_{I} \\ = A \oplus B \oplus C_{I} \\ C_{O} = \overline{A}BC_{I} + A\overline{B}C_{I} + AB\overline{C}_{I} + ABC_{I} = (\overline{A}B + A\overline{B})C_{I} + AB(\overline{C}_{I} + C_{I}) \\ = (\overline{A}B + A\overline{B})C_{I} + AB = (A \oplus B)C_{I} + AB \end{cases}$$

$$(2.4.4)$$

--一位全加器的 VHDL 语言程序(结构化描述)

LIBRARY IEEE; --标准库资源 USE IEEE.std\_logic\_1164.ALL; --标准逻辑程序包

ENTITY full\_adder2 IS

PORT (A,B: IN std\_logic; --输入端口为A、B、Cin(预进位)

Cin : IN std\_logic;

S\_F : OUT std\_logic; --输出端口为 S\_F、Co\_F(进位)

Co\_F : OUT std\_logic);

END full adder2;

ARCHITECTURE structure OF full\_adder2 IS

SIGNAL tmp1,tmp2,tmp3: std\_logic; --定义信号线数据类型 COMPONENT half adder --将半加器定义为一个元件

PORT( A,B : IN std\_logic; S : OUT std\_logic;

Co: OUT std\_logic);

END COMPONENT:

COMPONENT or\_gate --将或门定义为一个元件

PORT( a,b : IN std\_logic; c : OUT std\_logic);

END COMPONENT;

**BEGIN** 

U0: half\_adder PORT MAP(A,B,tmp1,tmp2); --调用半加器模块

U1: half\_adder PORT MAP(tmp1,Cin,S\_F,tmp3);

U2: or\_gate PORT MAP(tmp3,tmp2,Co\_F); --调用或门模块(需要自行编写

该模块)

END structure;

Quartus II 综合后的 RTL 电路图见图 1.4.5。



图 1.4.5a 一位全加器 RTL 电路图





图 1.4.5b 全加器

图 1.4.5c 全加器下的半加器 RTL 电路图

# 1.5 VHDL 的电路设计举例

学习结构描述法后知道任何一个电路都可以分解为很多模块的互连,这些模块可以用 VHDL 语言在同一个结构体中分别用并行赋值语句或进程来描述。下面将介绍几种电路单元的 VHDL 描述。

# 1.5.1 组合逻辑电路

简单组合逻辑电路既可以使用并行赋值语句,也可以用进程描述。简单组合逻辑电路一般可以用一个布尔方程表示,例如三输入与门: F=A·B·C

并行赋值语句:

# 写法 1:



### 写法 2:



并行赋值语句适用于可以用简洁的布尔方程表示的组合逻辑电路。如果逻辑关系复杂,难以用布尔方程表示,则可以用进程实现,在进程中用条件分支语句和 CASE 语句直接描述电路的逻辑功能。

注意:要实现组合逻辑电路,所有的条件分支必须写全。

# 1.5.2 触发器 (D 触发器)

D 触发器的功能描述如下:

- 1. 具有异步复位(置位)端,当复位信号有效时,输出端被复位或置位。复位(置位)端的优先级比时钟端高。
  - 2. 在时钟信号的上升沿(下降沿)把输入数据打到输出端。
  - 3. 其它时候输出保持不变。
  - D 触发器只能用进程实现, 在进程的敏感表中只需有异步复位和时钟信号。下面的例子

是一个典型的 D 触发器,它有两个分支分别描述触发器的两个功能,在其它情况下 Q 保持不变。



# 1.5.3 分频器电路

多个触发器串接,除了具有计数功能外,还有分频功能,也就是将高频率的时钟降为低频率的时钟。本例介绍一个使用十六进制计数器实现的分频器电路。电路转换表见表 1.5.1。

| 计数顺序 | 电路状态  |       |       |       | 等效十进制数   | C                |
|------|-------|-------|-------|-------|----------|------------------|
| 月数顺力 | $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$ | · 守双   近 | C <sub>out</sub> |
| 0    | 0     | 0     | 0     | 0     | 0        | 0                |
| 1    | 0     | 0     | 0     | 1     | 1        | 0                |
| 2    | 0     | 0     | 1     | 0     | 2        | 0                |
| 3    | 0     | 0     | 1     | 1     | 3        | 0                |
| 4    | 0     | 1     | 0     | 0     | 4        | 0                |
| 5    | 0     | 1     | 0     | 1     | 5        | 0                |
| 6    | 0     | 1     | 1     | 0     | 6        | 0                |
| 7    | 0     | 1     | 1     | 1     | 7        | 0                |
| 8    | 1     | 0     | 0     | 0     | 8        | 0                |
| 9    | 1     | 0     | 0     | 1     | 9        | 0                |
| 10   | 1     | 0     | 1     | 0     | 10       | 0                |
| 11   | 1     | 0     | 1     | 1     | 11       | 0                |
| 12   | 1     | 1     | 0     | 0     | 12       | 0                |
| 13   | 1     | 1     | 0     | 1     | 13       | 0                |
| 14   | 1     | 1     | 1     | 0     | 14       | 0                |
| 15   | 1     | 1     | 1     | 1     | 15       | 1                |
| 16   | 0     | 0     | 0     | 0     | 0        | 0                |

表 1.5.1 电路动态转换表

下段程序是通过改变整型变量 LEN 的值,将输入时钟 clkin 的频率分成相应的时钟频率。

```
LIBRARY IEEE;

USE IEEE.std_logic_1164.all;
use IEEE.std_logic_arith.all;
use IEEE.std_logic_unsigned.all;
entity divider16 is
generic(LEN : integer := 16);
port(
clkin : in std_logic;
clkout : out std_logic );
end divider16;
```

```
architecture beh of divider16 is
  signal s_cnt : integer ;
                                                     --定义信号线数据类型
  signal ss_cnt : std_logic_vector(3 downto 0) ;
begin
  process(clkin)
        variable cnt : integer range 0 to LEN - 1;
                                                  --cnt 定义为整型变量
        variable clkt : std_logic ;
  begin
    if rising_edge(clkin) then
       if cnt = LEN - 1 then
         if clkt = '1' then
            clkt := '0';
         else
            clkt := '1';
         end if;
            cnt := 0;
       else
            cnt := cnt + 1;
      end if;
           s_cnt <= cnt;
          ss_cnt <= conv_std_logic_vector(s_cnt,4); --函数转换。将 integer 转换
为 std_logic_vector 型。
               clkout <= clkt and ss_cnt(3) and ss_cnt(2) and ss_cnt(1) and ss_cnt(0);
    end if:
  end process;
end beh;
```

分频器的 RTL 电路图见图 1.5.1, 电路的功能仿真结果波形图见图 1.5.2。 波形仿真定义与使用见第二章。



1.5.1 分频器的 RTL 电路图



1.5.2 分频器电路的功能仿真结果波形图

# 1.5.4 锁存器 (Latch)

锁存器的功能描述如下:

- 1. 使能端有效时,输入信号被输出到输出端。
- 2. 使能端无效时输出保持不变。

锁存器只能用进程实现,在进程的敏感表中应包括所有用到的输入信号。下面的例子是一个典型的锁存器,它用一个分支描述锁存器的锁存功能,在其它情况下 Q 保持不变。和 D 触发器的区别是,锁存器没有边沿型的分支。



# 1.5.5 RAM/ROM 的设计

RAM/ROM 的设计比较复杂,在 VHDL 程序设计时一般通过调用宏功能模块来实现其功能。这里不做介绍,读者请参考相关资料。

# 1.6 状态机设计

# 1.6.1 概述

状态机是指用输入信号和电路状态(状态变量)的逻辑函数去描述时序逻辑电路功能的 方法,也叫时序机。有限状态机是指在设计电路中加入一定的限制条件。

时序逻辑电路(简称时序电路)的特点是任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。

时序电路在电路结构上有两个显著的特点:

- 1. 时序电路通常包含组合电路和存储电路两个组成部分,而存储电路是必不可少的。
- 2. 存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合电路的输出。

根据输出信号的特点可将时序电路划为 Mealy 型和 Moore 型两种。

- Moore 型电路中,输出信号仅仅取决于存储电路的状态。其状态转换图见图 1.5.3a。
- Mealy 型电路中,输出信号不仅取决于存储电路的状态,而且还取决于输入变量。 其状态转换图见图 1.5.3b。

Moore 型状态机可能要比相应的 Mealy 型状态机需要更多的状态。Moore 型有限状态机的输出与当前的输入部分无关,因此当前输入产生的任何效果将会延迟到下一个时钟周期。可见,Moore 型状态机的最大优点就是可以将输入部分和输出部分隔离开。对于 Mealy 型有限状态机来说,由于它的输出是输入信号的函数,因此如果输入信号发生改变,那么输出可以在一个时钟周期的中间发生改变。

有限状态机一般用来实现数字系统设计中的控制部分。

状态机与控制单元的对应关系为有限状态机中的每一个状态对应于控制单元的一个控制步;它的次态和输出对应于控制单元中与每一个控制步有关的转移条件。

有限状态机的描述方式分为三进程、双进程和单进程三种描述方式。

三进程描述方式: 是指在 VHDL 语言程序的结构体中, 使用三个进程语句来描述有限

状态机的功能。一个进程用来描述有限状态机中的次态逻辑;一个进程用来描述有限状态机中的状态寄存器;另外一个进程用来描述有限状态机中的输出逻辑。

双进程描述方式:是指在 VHDL 语言程序的结构体中,使用两个进程语句来描述有限状态机的功能。一个进程语句用来描述有限状态机中次态逻辑、状态寄存器和输出逻辑中的任何两个;另外一个进程则用来描述有限状态机剩余的功能。

单进程描述方式:是指在 VHDL 语言程序的结构体中,使用一个进程语句来描述有限状态机中的次态逻辑、状态寄存器和输出逻辑。

在下面的程序中使用的是双进程描述方式。第一个进程负责状态转化,在 CP 上升沿到 达时,当前状态(PresetState)向下一个状态(NextState)的转换;第二个进程负责检测输 入信号(DIN)和当前状态(PresetState)的值,并由 CASE-WHEN 语句决定输出信号(OP)和下一个状态值(NextState)的值。



图 1.5.3a Moore 状态机

图 1.5.3b Mealy 状态机

# 1.6.2 程序举例

--Moore 状态机 VHDL 程序

LIBRARY IEEE;

USE IEEE.STD\_LOGIC\_1164.ALL; --标准库资源

USE IEEE.STD\_LOGIC\_ARITH.ALL; --标准逻辑程序包

USE IEEE.STD\_LOGIC\_UNSIGNED.ALL;

**ENTITY Moore IS** 

PORT(

CP : IN STD\_LOGIC; DIN : IN STD\_LOGIC; OP : OUT STD\_LOGIC );

END More;

ARCHITECTURE behave OF Moore IS

TYPE STATE IS (S0,S1,S2,S3); -- State Type Declare SIGNAL PresentState : STATE; -- Present State SIGNAL NextState : STATE; -- Next State

**BEGIN** 

SwitchToNextState : Process (CP) -- PresentState -> NextState

```
BEGIN
             IF CP'EVENT AND CP = '1' THEN
                 PresentState <= NextState;</pre>
             END IF;
        END PROCESS SwitchToNextState;
             ChangeStateMode: PROCESS (DIN,PresentState)
        BEGIN
             CASE PresentState IS
                 WHEN S0 =>
                                                --STATE SO
                     IF DIN = '0' THEN
                                                --INPUT=0
                          NextState <= S0;
                     ELSE
                          NextState <= S1;</pre>
                     END IF;
                     OP \le '0';
                                                --OUTPUT
                 WHEN S1 =>
                                                --STATE S1
                     IF DIN = '1' THEN
                                                --INPUT=1
                          NextState <= S1;
                     ELSE
                          NextState <= S2;</pre>
                     END IF;
                     OP \le '1';
                                                --OUTPUT
                 WHEN S2 =>
                                                --STATE S2
                                                --INPUT=1
                     IF DIN = '1' THEN
                          NextState <= S2;
                     ELSE
                          NextState <= S3;</pre>
                     END IF:
                     OP \le '0';
                                                --OUTPUT
                 WHEN S3 =>
                                                --STATE S3
                     IF DIN = '1' THEN
                                                --INPUT=1
                          NextState <= S0;
                     ELSE
                          NextState <= S1;
                     END IF;
                                                --OUTPUT
                          OP \le '0';
                 WHEN OTHERS =>
                                                --Initial State
                     NextState <= S0;
                     OP \le '0';
                                                --OUTPUT
                 END CASE;
             END PROCESS ChangeStateMode;
    END behave;
Moore 状态机的 RTL 图:
```

# PresentState DIN \_\_\_\_\_\_OP

图 1.5.4 Moore 状态机的 RTL 顶层图



图 1.5.5 Moore 状态机的状态图

```
--Mealy 状态机 VHDL 程序
   LIBRARY IEEE;
                                     --标准库资源
   USE IEEE.STD_LOGIC_1164.ALL; --标准逻辑程序包
   USE IEEE.STD LOGIC ARITH.ALL;
   USE IEEE.STD_LOGIC_UNSIGNED.ALL;
   ENTITY Mealy is
        PORT ( CP
                                STD_LOGIC;
                                                 -- CLOCK
                        : IN
                DIN
                        : IN
                                STD_LOGIC;
                                                 -- I/P Signal
                                                 -- O/P Signal
                OP
                        : OUT
                                 STD_LOGIC
              );
   END Mealy;
   ARCHITECTURE behave OF Mealy IS
                            (S0,S1,S2,S3);
        TYPE STATE IS
                                             --State Type Declare
                                             -- Present State
        SIGNAL PresentState: STATE;
                            : STATE;
        SIGNAL NextState
                                             -- Next State
   BEGIN
        SwitchToNextState: Process (CP)
                                             -- PresentState -> NextState
        BEGIN
            IF CP'EVENT AND CP = '1' THEN
                    PresentState <= NextState;</pre>
            END IF:
        END PROCESS SwitchToNextState;
        ChangeStateMode: PROCESS (DIN,PresentState)
        BEGIN
            CASE PresentState IS
                WHEN S0 =>
                                             --STATE S0
                    IF DIN = '0' THEN
                                             --INPUT=0
                        NextState <= S0;
                        OP \le '0';
                                             --OUTPUT
                    ELSE
                        NextState <= S1;
                        OP <= '1';
                                             --OUTPUT
                    END IF;
```

```
WHEN S1 =>
                                   --STATE S1
        IF DIN = '1' THEN
                                   --INPUT=1
             NextState <= S1;</pre>
             OP <= '1';
                                   --OUTPUT
        ELSE
             NextState <= S2;</pre>
             OP \le '0';
                                   --OUTPUT
        END IF:
    WHEN S2 =>
                                   --STATE S2
        IF DIN = '1' THEN
                                   --INPUT=1
             NextState <= S2;
             OP \le '0';
                                   --OUTPUT
        ELSE
             NextState <= S3;
             OP \le '1';
                                   --OUTPUT
        END IF;
    WHEN S3 =>
                                   --STATE S3
        IF DIN = '1' THEN
                                   --INPUT=1
             NextState <= S0;
             OP <= '1';
                                   --OUTPUT
        ELSE
             NextState <= S1;</pre>
             OP \le '0';
                                   --OUTPUT
        END IF;
    WHEN OTHERS =>
                                        --Initial State
        NextState <= S0;</pre>
        OP \le '0';
                                        --OUTPUT
    END CASE;
END PROCESS ChangeStateMode;
```

# END behave;

Mealy 状态机的 RTL 图:



图 1.5.6 Mealy 状态机的 RTL 顶层图



图 1.5.7 Mealy 状态机的状态图

# 第二章 Quartus II 的使用

# 2.1 Quartus II 概述

Quartus II 是 Altera 公司继 MAX+PLUS II 后,所提供的 FPGA/CPLD 开发集成环境,主要针对本公司新器件和大规模 FPGA 的开发。Quartus II 提供一个容易适应特定设计所需要的完整的多平台设计环境。它不仅包括 FPGA/CPLD 设计所有阶段的解决方案,而且也提供可编程片上系统(SOPC)设计的综合性环境。Quartus II 除了保留有 MAX+PLUS II 的特色外,也可以利用第三方的综合工具,如 Synopsys、NativeLink、仿真工具 ModelSim 等。

# 2.1.1 设计的主要环节

Quartus II 可以使设计者完成设计输入、分析与综合、仿真、布局布线、时序分析及编程下载等工作。下图显示了使用 Quartus II 进行设计的各主要环节。



图 2.1.1 Quartus II 进行设计的主要环节

这几个环节分别介绍如下:

### 1. 设计输入

设计输入包括图形输入和硬件描述语言(HDL)文本输入两大类型。本次实验中主要用到其中的原理图输入和 VHDL 输入两种方式。HDL 设计方式是现今设计大规模数字集成电路的常用形式,除 IEEE 标准中 VHDL 与 Verilog HDL 两种形式外,还有各自 FPGA 厂家推出的专用语言,如 Quartus II 下的 AHDL。HDL语言描述在状态机、控制逻辑、总线功能方面较强;而原理图输入在项层设计、数据通路逻辑等方面具有图形化强、功能明确等特点。Quartus II 支持层次化设计,可以在一个新的输入编辑环境中调用不同输入设计方式完成的模块,从而完成混合输入设计以发挥二者各自特色。

### 2. 分析与综合

在完成设计输入之后,即可对其进行分析与综合。其中先进行语法的分析与校正,然后依据逻辑设计的描述和各种约束条件进行编译、优化、转换和综合。最终获得门级电路甚至更底层的电路描述网表文件。因此,综合就是将电路的高级语言(如行为描述)转换成低级的,可与 FPGA/CPLD 的基本结构相映射的网表文件或程序。既可以使用 Quartus II 中的综合器来分析设计文件和建立工程数据库,也可使用其他 EDA 综合工具综合设计文件,然后产生与 Quartus II 软件配合使用的网表文件。

### 3. 仿真

仿真包括功能仿真和时序仿真。进行功能仿真,即直接对 VHDL、原理图描述或其他描述形式的逻辑功能进行测试模拟,以了解其实现的功能否满足原设计的要求,仿真过程没有加入时序信息,不涉及具体器件的硬件特性。而时序仿真接近真实器件运行特性的仿真,仿真精度高。Quartus II 可以通过建立和编辑波形文件,来执行仿真波形的模拟分析。

### 4. 布局布线

若功能仿真结果满足逻辑设计,则可执行布局布线。它的目的是将综合后产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件。在 Quartus II 中,是使用由综合中建立的数据库,将工程的逻辑和时序要求与器件的可用资源相匹配。它将每个逻辑功能分配给最好的逻辑单元位置,进行布线和时序,并选择相应的互连路径和引脚分配。

### 5. 时序分析

Quartus II 中的时序分析功能可以分析设计中所有逻辑的性能,并协助引导适配器满足设计中的时序分析要求。还可以进行最少的时序分析,报告最佳情况时序结果,验证驱动芯片外信号的时钟至管脚延时。

### 6. 引脚锁定及下载

为了对设计工程进行硬件测试,应将其输入输出信号锁定在芯片确定的引脚上。最后是将下载或配置文件通过编程电缆向 FPGA 或 CPLD 进行下载,以便进行硬件调试和验证。

# 2.1.2 Quartus II 的主界面

双击桌面上的 Quartus II 图标,打开主界面,如图 2.1.2 所示。主界面上除了工程导航栏、进度栏和信息窗口之外,中间大块区域既是源文件输入区也是仿真、编译后结果的查看区。而快捷按钮栏中的每个按钮都可在菜单中找到相对应的命令。在后面的实例中,会介绍如何从栏目和窗口中读取需要的信息。



图 2.1.2 Quartus II 的主界面

# 2.2 Quartus II 的 VHDL 输入设计流程

本节将以一个 4 分频的分频器为例,介绍运用 Quartus II 实现其功能的详细步骤及方法。 其主要设计流程如下:

新建工程→新建 VHDL 设计文件→功能仿真→全编译→时序仿真→引脚锁定和下载。

# 2.2.1 新建工程

首先建立自己的工作文件夹,用来存放所有的设计工程及文件,建议用 DA+学号。在工作文件夹中还可以再建立设计工程的文件夹,不同的设计项目放在不同的文件夹中。在机房里所有用户文件夹都建在 D 盘中,文件夹名称中最好不要含有中文。如D:\DA2004010111\divider4。具体操作步骤如下:

1. 选取菜单中 File—New Project Wizard,出现新建工程向导窗口。直接点击 Next 进入设置窗口如图 2.2.1 所示。



图 2.2.1 新建工程向导

- 2. 在工程目录设定处按 , 在 Select Diretory 对话框中选择此工程的存放路径,如图中所示为 D:\DA2004010111\divider4。选中后,点击打开按钮。与此同时,Quartus II 自动将工程名称、项层设计实体名称与存放工程的文件夹名称一样,同为 divider4。
- 3. 点击 Next 进入添加文件窗口(图略)。如果文件夹中存有已录入的与工程相关的输入文件,那么可以直接添加到工程中来。因为目前没有任何输入文件,所以点击 Next 进入下一窗口,即选择目标芯片窗口如图 2.2.2 所示。
- 4. 在 Family 栏中选择目标芯片系列——Cyclone, 然后选择此系列中的具体芯片型号为 EP1C6Q240C8。
- 5. 点击 Next 进入 EDA 工具设置窗口(图略),勾选要用的第三方 EDA 工具。本次操作不采用第三方工具,因此点击 Next 进入最后的总结窗口(图略)。在这个窗口中列出了所有前面设置的结果。如果有错误可以点击 Back 回去一一修改,否则按 Finish 结束。

经过第一次的设置后,以后再新建工程时目标芯片等设置可以略掉,只需在图 2.2.1 中设定好工程的存放路径后就直接点击 Finish 结束。

这时在 Quartus II 主界面左侧的工程导航栏 Project Navigator 中显示本工程的项层设计文件名称为 divider4,如图 2.2.3 所示。若没有出现导航栏,可以从菜单栏 View—Utility—Project Navigator 中调出。



图 2.2.3 工程导航栏



图 2.2.2 选择目标芯片

# 2.2.2 新建 VHDL 设计文件

在建好工程后,就可以添加 VHDL 输入文件。有以下几个步骤:

1. 在 Quartus II 主界面菜单栏中选择 File—New,弹出新建设计文件窗口如图2.2.4 所示。在 Device Design Files 页选中 VHDL File 项,点击OK按钮打开 VHDL 文本编辑窗口,其默认文件名为"Vhdl.vhd"。



图 2.2.4 新建 VHDL 设计文件

2. 输入 VHDL 文件有两种方式:一个是直接在空白处输入设计文件,4 分频的 VHDL 文件如下所示

```
1 LIBRARY IEEE;
2 USE IEEE.std_logic_1164.all;
4 entity divider4 is
   generic(LEN : integer := 2);
    port(
          clkin : in
                         std logic;
8
          clkout : out
                         std logic
9
         );
10 end divider4;
12 architecture beh of divider4 is
13 begin
   process(clkin)
15
       variable cnt : integer range 0 to LEN - 1;
16
       variable clkt : std logic ;
17 begin
18
     if rising edge(clkin) then
19
        if cnt = LEN - 1 then
          if clkt = '1' then
21
             clkt := '0' ;
22
          else
             clkt := '1' ;
24
          end if:
25
             cnt := 0 ;
26
       else
27
             cnt := cnt + 1;
        end if:
29
             clkout <= clkt;
      end if:
31 end process;
32 end beh;
```

最后保存文件名为"divider4.vhd"。注意: 确认文件保存在本工程文件夹下、实体名和 VHDL 设计文件名一致,而且在保存时要勾选"保存为"对话框中下方的"Add file to current project"选项。

另一个方式是通过使用模板来输入文件。方法是选择菜单 Edit—Insert Template 或在空白窗口中单击右键选择 Insert Template,弹出插入模板窗口如图 2.2.5 所示。在左侧 Show syntax of 列表中选中 VHDL,然后从右侧 Template section 列表中选取 Architecture Body 并点击 OK 即可。那么就会将结构体模板插入到文本编辑窗口中,随后修改模版内容成为所需要的 VHDL 输入文件。在 Template section 列表中还有其他多种模版形式,可以提供给设计者使用。



图 2.2.5 插入模板

# 2.2.3 功能仿真

因为功能仿真只是要对设计文件进行逻辑功能的测试,不经过适配也不涉及具体器件的硬件特性。所以直接进行功能仿真的好处是编译耗时短,提高开发效率。在这节中将介绍如何对 VHDL 设计文件进行分析与综合,然后通过观察输入输出波形的关系来检查它是否满足设计要求。

一、对 VHDL 设计文件执行分析与综合。从菜单栏中选择 Processing—Start—Start Analysis&Synthesis 或单击快捷按钮 .

编译进行时,将检查文件的逻辑完整性及语法错误等,并在左侧 Status 栏中显示编译的进度,同时主界面下方的信息窗口中实时显示进程中的各条信息。如果出现错误信息,可双击此条文,则立即在 VHDL 设计文件中标记至相应位置。一般在多条错误信息中只要修改最上面显示的错误即可,因为一种错误会导致多个错误信息的出现。修改后保存文件重新执行编译,直至排除所有的错误。

二、指定功能仿真模式。选择菜单中 Assignments—settings 或快捷按钮 = , 在左侧

Category 栏中选中 Simulator Settings, 然后在右侧 Simulation mode 的下拉栏中选中 Functional 如图 2.2.6 所示。



图 2.2.6 指定功能仿真模式

- 三、通过建立波形文件进行仿真。具体步骤如下:
- 1. 在 Quartus II 主界面菜单栏中选择 File—New,在 Other Files 页选中 Vector Waveform File 项,如图 2.2.7 所示。点击 OK 按钮打开空白波形编辑窗口,其默认文件名为"Waveforml.vwf"。
- 2. 选择菜单栏中 Edit—Insert Node or Bus, 弹出插入节点窗口如图 2.2.8 所示。



图 2.2.7 新建波形文件



图 2.2.8 插入节点

3. 点击上图中的 Node Finder 按钮, 再点击弹出窗口中的 List 按钮。在左侧 Nodes Found 窗口中选取 clkin 及 clkout, 然后点击 按钮将选中信号选取至右侧 Selected Nodes 窗口中, 如图 2.2.9 所示。

最后点击 OK 回到插入节点窗口,再次点击 OK 回到波形编辑窗口。



图 2.2.9 选取信号

4. 选中输入信号 clkin 使之成为蓝条显示,选取波形编辑窗口左侧栏中的 按钮,接 安默认设置,结果如图 2.2.10 所示。保存此波形文件名为"divider4.vwf"。



图 2.2.10 设置输入信号

- 5. 运行菜单 Processing—Generate Functional Simulation Netlist 命令产生用于功能仿真的网表文件。
- 6. 选取 Processing—Start Simulation 或快捷按钮 坏 执行模拟仿真。仿真无误后,通过点击 按钮或右键菜单中的 Zoom 命令将波形放至合适大小,仿真结果波形图如图 2.2.11 所示。从图中可以看到输出 clkout 的周期是输入 clkin 的 4 倍,符合设计要求。



图 2.2.11 功能仿真结果波形图

# 2.2.4 编译前的一些设置及全编译

Quartus II 编译器是由一系列处理模块构成的,它们负责对设计项目进行查错、逻辑综合、结构综合、输出结果的编辑配置及时序分析。在编译前,设计者可以通过不同的设置,使编译器利用不同的综合和适配技术,以提高设计项目的工作速度,优化器件的资源利用率。设计者在执行编译时,既可以 Start Compilation 全编译;也可以选择 Start 菜单中的不同选项,来分别进行分析与综合、布局布线(适配)、时序分析等等。

我们在前一小节做功能仿真时实际上就已经执行了全编译中分析与综合,当然也可以执行完全编译后再做功能仿真。

在这节中将介绍编译前的准备工作,进行全编译的步骤及编译成功后获得的结果。

一、在编译处理前,必须做好一些必要的设置。一般常做的有以下几个步骤:

- 1. 如果前面新建工程时已经选定了目标芯片,那么这步可以跳过不做。否则可以选择菜单中 Assignments—settings 或快捷按钮 → , 在左侧 Category 栏中选中 Device,然后在右侧界面中按图 2.2.2 中所示选取目标芯片 EP1C6Q240C8。
- 2. 选择菜单中 Assignments settings 或快捷按钮 ┛, 在左侧 Category 栏中选中 Device, 然后在右侧界面中单击 Device&Pin Options 按钮, 弹出窗口如图 2.2.12 所示。选中 General 页, 在 Options 栏中 Auto-restart Configuration after error, 使对 FPGA 的配置失败后能自动重新配置。
- 3. 如果需要将配置文件(\*.pof)下载到配置器件中,可在编译前做好设置。选中图 2.2.12 中的 Configuration 页,在如图 2.2.13 所示窗口里选中 Generate Compressed bitstreams 选项。
- 4. 由于我们所用的实验系统上配置器件是 EPCS1 或 EPCS4,而对其编程必须用 AS Mode。因此在 Configuration 页还要选择 Configuration scheme 为 Active Serial,Configuration device 则根据实际使用的配置器件来选择。



图 2.2.12 对 FPGA 的配置失败后能自动重新配置



图 2.2.13 选择配置器件

# 二、执行全编译。

选取菜单中 Processing - Start

Compilation 或快捷按钮 执行全编译。

编译过程中进度栏里的编译进度状况如图 2.2.14 所示,其中显示了每一个编译的执行步骤及所耗费时间等信息,主界面最下方的信息窗口中同时显示各条信息。

编译成功后,可以从 Compilation Report 页中读到硬件耗



图 2.2.14 编译进度状况

用统计报告、布局布线报告及时序特性报告等信息,如图 2.2.15 所示。全编译完成后将产生下载所需的 sof 或 pof 文件。



图 2.2.15 编译结果摘要

# 2.2.5 时序仿真

在全编译期间已经对设计文件自动进行了时序分析,并从编译报告中读取了相关时序结果。在这里我们希望通过波形模拟方式分析输入输出信号。以下是具体操作过程,其中一些步骤与做功能仿真时相同。

一、指定时序仿真模式。选择菜单中 Assignments—settings 或快捷按钮 , 在左侧 Category 栏中选中 Simulator setting, 然后在右侧 Simulation mode 的下拉栏中选中 Timing, 如图 2.2.16 所示。



图 2.2.16 指定时序仿真模式

- 二、通过建立波形文件进行仿真,可以按以下步骤进行:
- 1. 在 Quartus II 主界面菜单栏中选择 File—New,在 Other Files 页选中 Vector Waveform File 项。点击 OK 按钮打开空白波形编辑窗口,其默认文件名为"Waveforml.vwf"。或者打开已有的波形文件\*.vwf。
- 2. 对于时序仿真来说,将仿真时间设置在一个合理区域十分重要。通常设置的时间范围在数十微秒之间。选择菜单中 Edit—End Time,在弹出的结束时间窗口中设置为 1us,如图 2.2.17 所示。
- 3. 加入输入输出信号,设置输入 信号周期,保存文件等步骤均都与前面 介绍功能仿真时相同。



图 2.2.17 设置结束时间

4. 选取 Processing—Start Simulation 或快捷按钮 5 执行模拟仿真。运用 按钮或右

键菜单中的 Zoom 命令将波形放至合适大小, 仿真结果波形图如图 2.2.18 所示。



图 2.2.18 时序仿真结果波形图

从图中可以看到, clkout 波形与前面功能仿真后的波形相比, 出现了时间差异。

# 2.2.6 引脚锁定和下载

在时序仿真也完成之后,为了能完成对分频器的硬件测试,应将其输入输出信号锁定在 具体的芯片引脚上,并编译下载。

- 一、引脚锁定。就是将设计文件中的输入输出管脚与 FPGA 芯片的实际管脚相对应起来。
- 1. 选择菜单栏中 Assignments—Assignment editor,在弹出引脚分配窗口中的 Category 下拉表中选取 Pin 选项,如图 2.2.19 所示。双击 To 栏下的<<new>>>,在出现的下拉列表中分别选定要锁定的输入输出信号名,然后双击 Location 栏下的<<new>>>,在出现的下拉列表中分别指定与输入输出信号所对应的引脚号。



图 2.2.19 引脚分配

2. 例如: clkin 锁定 28 脚, clkout 锁定 214 脚, 分配结果显示如图 2.2.20 所示(芯片引脚对照表参阅附录)。

| То                | Location          | I/O Bank | I/O Standard | General Function | Special Function |
|-------------------|-------------------|----------|--------------|------------------|------------------|
| <b>i</b> clkin    | PIN_28            | 1        | 3.3-V LVTTL  | Dedicated Clock  | CLKO/LVDSCLK1p   |
|                   | PIN_214           | 2        | 3.3-V LVTTL  | Column I/O       | LVDS24n          |
| < <new>&gt;</new> | < <new>&gt;</new> |          |              |                  |                  |

图 2.2.20 指定引脚号

- 3. 保存引脚锁定信息,再做一次全编译(Start Compilation)以便将引脚锁定信息编译进下载文件中。
  - 二、将编译产生的 sof 文件下载到 FPGA 中。
- 1. 将使用的 GW48 系列 SOPC/EDA 实验开发系统(具体介绍参阅附录)和并口通信 线连接好。
  - 2. 打开系统电源,设实验系统的工作模式为模式 5。
  - 3. 选择菜单栏中 Tools—Programmer 或快捷按钮 , 弹出窗口如图 2.2.21 所示。



图 2.2.21 下载界面

- 4. 将 Hardware Setup 选择为 ByteBlaster II[LPT1]。
- 5. 在 Mode 的下拉列表中选取 JTAG。
- 6. 添加下载文件 divider4.sof。
- 7. 勾选中 Program/Configure 项。
- 8. 单击 Start 按钮执行下载操作。下载成功后主界面下方信息提示窗中显示成功, Progress 显示 100%, 如图 2.2.22 所示。



图 2.2.22 执行下载

如果希望 FPGA 上电后能够保持原有的配置文件而不用重新下载,必须将配置文件\*.pof下载到配置芯片 EPCS1/4 中。EPCS1/4 是 Cyclone 系列芯片的专用配置芯片,编程模式为Active Serial 模式。所以将图 2.2.21 中所示的设置改为: 在 Mode 的下拉列表中选 Active Serial Programming,在弹出窗口中选择"是"。点击 Add files 按钮添加配置文件 divider4.pof。勾选中 Program/Configure、Verify、Blank-Check 项,如图 2.2.23 所示。单击 Start 按钮执行下载操作。



图 2.2.23 下载 pof 文件

最后是在实验装置上验证 4 分频的分频器的功能。例如选择 clock0 (输入端 clkin)的跳线位置为 750kHz,通过引出的芯片管脚用示波器观察输入输出信号的频率。

# 2.3 Quartus II 的原理图输入设计流程

在这一节中我们将在 2.2 节中 4 分频的基础上设计一个 16 分频的分频器,并且介绍用原理图输入方式进行层次化设计的流程,其中大部分步骤和上一节是相同的。

# 2.3.1 新建工程和生成元件符号

为了在原理图中设计输入 16 分频的分频器,我们采用把 2 个 4 分频的分频器相串联的方式。因此可以将 4 分频 VHDL 设计文件生成为一个元件符号,提供给顶层原理图调用,实现 VHDL 设计和原理图设计的混合输入设计方法。

- 1. 新建一个工程文件夹,如 D:\DA2004010111\divider。由于上节中已经录入过 4 分频 VHDL 文件,所以可以直接拷贝来做为底层文件调用:将 divider4 工程文件夹中的 divider4.vhd 文件拷贝至当前文件夹中。
- 2. 新建工程名为 divider,同样选取目标芯片为 Cyclone 的 EP1C6Q240C8,然后点击 Finish 结束新建工程向导。
- 3. 选择 File—Open 打开 divider4.vhd 文件。再选择 File—Create/Update—Create Symbol Files for Current File 命令,将当前 VHDL 文件生成同名的元件符号存放在当前工程文件夹中。如果当前文件是原理图文件,可以用同样的方式生成元件符号以备调用。

# 2.3.2 新建原理图设计文件

本小节介绍在建好的工程中加入原理图输入文件。由于要调用前面生成的 divider4 元件,

因此它将是整个设计工程的 顶层文件。包括以下几个步骤:

1. 在 Quartus II 主界面 菜单栏中选择 File — New,弹出新建设计文件窗口如图 2.3.1 所示。在 Device Design Files 页选中 Block Diagram/Schematic File 项,点击 OK 按钮打开原理图编辑窗口,其默认文件名为



图 2.3.1 新建原理图设计文件

# "Blockl.bdf".

- 2. 在空白窗口中任意位置双击左键,弹出输入元件窗口。当选中左侧库列表中 Project 文件夹下的 divider4 元件时,则在右侧窗口中显示此元件的预览图,如图 2.3.2 所示。
- 3. 点击 OK 按钮之后,光标变为十字型且有元件模型随之移动。在空白图中适合位置单击左键放下元件。然后重复操作再放置一个。
- 4. 在输入元件窗口左侧库列表中,选中元件库文件夹中 primitives/pin 中的 input 元件,如图 2.3.3 所示。



图 2.3.2 输入 divider4 元件



图 2.3.3 输入 input 元件

5. 点击 OK 按钮后放置在图纸最左侧。用同样的方法调出两个 output 元件,分别放在

图中。

- 6. 将光标移至 input 元件的管脚边, 使光标变为如图 2.3.4 所示的十字型。
- 7. 单击十字型光标,并移动至左边 divider4 元件的 clkin 管脚上,再次单击形成一根连线。注意不要超过管脚端,不到或超过管脚端都会在线端显示×。完成其他连线,如图 2.3.6 所示。



图 2.3.4 光标变为十字型

- 8. 双击 input 元件打开 Pin Properties 窗口,在 Pin names(s): 栏中输入输入端名称 clkinput,如图 2.3.5 所示,点击确定按钮退出。
- 9. 同样方法分别将两个 output 元件分别命名为 clkoutput1 和 clkoutput。完成顶层原理图的设计如图 2.3.6 所示。



图 2.3.5 输入输入端名称



图 2.3.6 顶层原理图

最后保存原理图的文件名为"divider.bdf",注意保存在当前工程文件夹中,且在保存时

要勾选"保存为"对话框中下方的"Add file to current project"选项。

# 2.3.3 全编译和时序仿真

在这里我们略过功能仿真部分,直接观察时序 仿真结果。这节中许多操作步骤与 2.2 节中介绍的 完全相同,可参考相关小节。

在做好编译前的必要设置并执行完全编译后, 在主界面左侧导航栏中可以看到工程的顶层和底 层文件名称及层次结构,如图 2.3.7 所示。

一、指定时序仿真模式。选择菜单中

Assignments — settings 或快捷按钮型,在左侧 Category 栏中选中 Simulator,然后在右侧



图 2.3.7 工程的层次结构

- Simulation mode 的下拉栏中选中 Timing,如图 2.2.16 所示。 二、通过建立波形文件进行仿真,步骤如下:
- 1. 选择菜单栏中 File—New,在 Other Files 页选中 Vector Waveform File 项。点击 OK 按钮打开空白波形编辑窗口。
- 2. 选择菜单中 Edit—End Time,在弹出的结束时间窗口中设置为 1us,如图 2.2.17 所示。
- 3. 加入输入输出信号,设置输入信号周期为 10ns,然后保存波形文件。可参见 2.2.5 小节。
- 4. 选取 Processing—Start Simulation 或快捷按钮 执行模拟仿真。运用 按钮或右键菜单中的 Zoom 命令将波形放至合适大小,仿真结果波形图如图 2.3.8 所示。



图 2.3.8 时序仿真结果波形图

从图中可以看出输出端 clkoutput 满足 16 分频的要求。

时序仿真结果满足设计要求后,可对整个工程进行引脚分配和下载。这些也都介绍过了, 就不再一一赘述了。